Intel RH80532NC033256 Arkusz Danych Strona 49

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 98
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 48
Mobile Intel
®
Celeron
®
Processor (0.13 µ)
Micro-FCBGA and Micro-FCPGA Packages Datasheet
298517-006 Datasheet 49
Figure 9. BCLK (Single Ended)/PICCLK/TCK Generic Clock Timing Waveform
CLK
V
H
V
L
V
TRIP
T
h
T
l
T
p
T
r
T
f
D0003-01
NOTES:
T
r
=T5S, T5S1, T34, T25 (Rise Time)
T
f
=T6S, T6S1, T35, T26 (Fall Time)
T
h
=T3S, T3S1, T32, T23 (High Time)
T
l
= T4S, T4S1, T33, T24 (Low Time)
T
p
=T1S, T1S1, T31, T22 (Period)
V
TRIP
=1.25V for BCLK (Single Ended);1.0V for PICCLK; 1.0V for TCK
V
L
=0.5V for BCLK (Single Ended);0.4V for PICCLK; (V
CMOSREF
-0.2V) for TCK
V
H
=2.0V for BCLK (Single Ended);1.6V for PICCLK; (V
CMOSREF
+0.2V) for TCK
Figure 10. Differential BCLK/BCLK# Waveform (Common Mode)
BCLK
BCLK#
Vcross
V2,V3 (max)
V1,V3 (min)
Przeglądanie stron 48
1 2 ... 44 45 46 47 48 49 50 51 52 53 54 ... 97 98

Komentarze do niniejszej Instrukcji

Brak uwag