Intel RH80532GC033512 Arkusz Danych Strona 54

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 97
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 53
System Bus Signal Quality Specifications
54 Mobile Intel
Pentium
4 Processor-M Datasheet
Figure 28. Low-to-High System Bus Receiver Ringback Tolerance for PWRGOOD and TAP
Buffers
Figure 29. High-to-Low System Bus Receiver Ringback Tolerance for PWRGOOD and TAP
Buffers
0.5 * Vcc
Vt+ (min)
Vt+ (max)
Vt- (max)
Vcc
Allowable Ringback
Vss
Threshold Region to switch
receiver to a logic 1.
0.5 * Vcc
Vt+ (min)
Vt- (max)
Vcc
Vss
Vt- (min)
Threshold Region to switch
receiver to a logic 0.
Allowable Ringback
Przeglądanie stron 53
1 2 ... 49 50 51 52 53 54 55 56 57 58 59 ... 96 97

Komentarze do niniejszej Instrukcji

Brak uwag